# Software - ISA

### RISC VS CISE

RISC → Reduced Instruction Set Computing

- · Si concentra sul software.
- \* Trasferimenti dati memoria dati tramite registri (non é possibile direttamente). memoria → registri → memoria

else - Complex Instruction Set Computing

- · Si coneentra sull'hardware.
- \* Trasferimento dati diretto memoria memoria.
- \* Esecutione più lenta di agni istrutione.

### Computer

- Componenti Architettura di Von Neumann
  - · cpu
  - · Nemoria
  - · Data path
  - memoria istruzione CPU memoria

- Periferiche
  - · memorie di massa
  - · tastiera
  - · mouse
  - · monitor etc.

Definitione | II processore (CPU -> Central Processing Unit) 31 occupa delle istrutioni (codificate in un insieme di bit) decodificandolo e mandando i segnali ai circuiti e all'ALU il quale elabora i dati. L'output dell'ALU fluisce nella memoria.



### me moria e registri

Definizione | La memoria é un insieme ai celle che contengono i bit interpretabili in modi diversi (dati o istruzioni).

### modalità di indirizzamento

Come prelevo i dati dai vari elementi di memoria

- registri di ePu → accade dentro il processore, sono pochi e veloci (coincide con il clock).
- \* memoria → grande, relativamente lenta. La memoria e' un insieme di registri, chiamati di solito "celle" o "locazioni".
- · memorie di massa

### 2914

Definizione | È un architettura di tipo AISC, costituita da 32 registri da 32 bit con istruzioni da 32 bit.

> Viene utilizzato l'assembly, un linquaggio sorgente per le istruzioni. L'assemblatore traduce da sorgente in linguaggio macchina.

#### (formato delle istruzioni)

## Istruzione R-Type



oss 5 bit - 25 combinationi → 32 registri

Es: add &rd, &rs, &rt SII \$rd, \$rt, shamt

# Istruzione I-Type



- OSS A differenta dell' R-Type, posso scrivere Immediatamente il valore del 2º operando. L'immediate e in CAZ e per effettuare somma 31 devono allineare i bit (sign extend).
- ES addi \$rt, \$rs, imm

Due istrutioni I-Type permettono di caricare i contenuti di un registro in una locatione di me moria o viceversa  $\longrightarrow$  lw e sw

load word - memoria → registro



### ES IW \$rt, offset(\$rs)

Store word - registro → memoria



#### ES SW STT, OFFSet(\$rs)

La seguente istruzione I-Type permette di fare salti condizionati.

Branch - Salti conditionati



- OSS Ampiezza di salto  $\rightarrow \pm 2^{15}$  rispetto al Program Counter If rs + rt  $\rightarrow$  branch a etichetta Confronta il contenuto dei due registri.
- Es bne \$rs, \$rt, Exit

# Attenzione!



Saltare da un istruzione all'altra vuol dire cambiare Program Count.

Il Program count ha già in se un indirizzo di cella che svolge una determinata istruzione. Per contare l'effettivo indirizzo, infatti, se si parte a contare da pe come indirizzo base, la formula di salto é PC + Branch Addr \* 4.



Se invece CA, ovvero l'istruzione corrente, e' il registro base, si salta a CA+4+ Branch Addr \* 4

PC = CA+4 --- 4 byte perché PC contiene già un'istruzione che corrisponde a 4 byte.

# Istruzione J-Type



055 Indirizzo di arrivo → 4 bit più significativi del PC + Jump Word Address + Shift left di 2 Il jump ha limitatezza del 5a1to, il jump register permette a saltare ovunque.